flash网站的优缺点,软件商城app下载安卓版,上海好的网站设计公司,app开发报价单高级芯片组特征Configure DRAM Timing#xff08;设置内存时钟#xff09; 此设置决定DRAM 的时钟设置是否由读取内存模组上的SPD#xff08;Serial PresenceDetect#xff09;EPROM 内容决定。设置为By SPD允许内存时钟根据SPD的设置由BIOS自动决定配置#xff1b;设置… 高级芯片组特征 Configure DRAM Timing设置内存时钟 此设置决定DRAM 的时钟设置是否由读取内存模组上的SPDSerial PresenceDetectEPROM 内容决定。设置为By SPD允许内存时钟根据SPD的设置由BIOS自动决定配置设置为Manual允许用户手动配置这些项目。 CAS# LatencyCAS延迟 此项此项控制了SDRAM在接受了命令并开始读之间的延迟以时钟周期。设定值有1.5, 2, 2.5, 3 (clocks)。1.5个clock是增加系统性能而3个clock是增加系统的稳定性。 Precharge Delay预充电延迟 此项规定了在预充电之前的空闲周期。设定值有7, 6 和5(clocks)。 RAS# to CAS# DelayRAS到CAS的延迟 此项允许您设定在向DRAM写入读出或刷新时从CAS脉冲信号到RAS脉冲信号之间延迟的时钟周期数。更快的速度可以增进系统的性能表现而相对较慢的速度可以提供更稳定的系统表现。此项仅在系统中安装有同步DRAM才有效。设定值有3和2 (clocks)。 RAS# PrechargeRAS预充电 此项用来控制RASRow Address Strobe预充电过程的时钟周期数。如果在DRAM刷新前没有足够的时间给RAS积累电量刷新过程可能无法完成而且DRAM将不能保持数据。此项仅在系统中安装了同步DRAM才有效。设定值有32 (clocks)。 DRAM Frequency内存频率 此项允许您设置所安装的内存的频率。可选项为AutoDDR200DDR266DDR333 仅845GE/PE支持 。 Delayed Transaction延迟传输 芯片组内置了一个32-bit写缓存可支持延迟处理时钟周期所以于ISA总线的数据交换可以被缓存而PCI总线可以在ISA总线数据处理的同时进行其他的数据处理。若设置为Enabled可兼容PCI 2.1规格。设定值有EnabledDisabled。 Delay Prior to Thermal超温优先延迟 当CPU的温度到达了工厂预设的温度时钟将被适当延迟。温度监控装置开启由处理器内置传感器控制的时钟模组也被激活以保持处理器的温度限制。设定值由4 Min8 Min16 Min32 Min。 AGP Aperture Size (MB)AGP口径尺寸 MB 此项决定了用于特别PAC配置的图形口径的有效大小。AGP口径是内存映射的而图形数据结构是驻于图形口径中的。口径范围必须设计为不可在中央处理器缓存区内缓存对口径范围的访问被转移到主内存然后PAC 将通过一保留在主内存中的译码表格翻译原始结果地址。此选项可选择口径尺寸为4MB8MB16MB32MB64MB28MB和256MB。 On-Chip VGA Setting板载VGA设置 此项允许您配置板载VGA。 On-Chip VGA板载VGA 此项允许您控制板载VGA功能。设定值有Enabled和Disabled。 On-Chip VGA Frame Buffer Size板载VGA帧缓冲容量 此项设定了系统内存分配给视频的内存容量。设定值有1MB8MB。 Boot Display引导显示 此项用于选择您的系统所安装的显示设备类型。设定值有Auto CRTTVEFP。选项EFP可引用LCD 显示器。 整合周边转载于:https://blog.51cto.com/haidao/14271