宁夏建设厅官方网站,建站技术布局方式,鼓楼机关建设网站,自助网站建设开发流程步骤计算机组成原理实验一实验报告.实验一 运算器实验算术逻辑运算器实验目的#xff1a;掌握算术逻辑运算器单元ALU(74LS181)的工作原理掌握简单运算器的数据传送通道验算由74LS181等组合逻辑电路组成的运算功能发生器运算功能按给定数据#xff0c;完成实验指定的算术/逻辑运算…计算机组成原理实验一实验报告.实验一 运算器实验算术逻辑运算器实验目的掌握算术逻辑运算器单元ALU(74LS181)的工作原理掌握简单运算器的数据传送通道验算由74LS181等组合逻辑电路组成的运算功能发生器运算功能按给定数据完成实验指定的算术/逻辑运算实验设备计算机组成原理实验仪一台排线若干条。实验原理实验中所用的运算器数据通道电路如图1-1所示。CNALU_B…… ………………运算器实验电路说明:两片74LS181(每片4位)以并/串联形式构成字长为8位的运算器。8位运算器的输出经过一个输入双向三态门(74LS245)与数据总线相连,运算器的两个数据输入端分别与两个8位寄存器(74LS273)DR1和DR2的输出端相连,DR1和DR2寄存器是用于保存参加运算的数据和运算的结果.寄存器的输入端与数据总线相连。8位数据开关D7~D0(在“INPUT DEVICE”中)用来产生参与运算的数据经过一个输出三态门(74LS245)与数据总线相连数据显示灯(BUS UNIT)已与数据总线相连用来显示数据总线上的内容。S3、S2、S1、S0是运算选择控制端有它们决定运算器执行哪一种运算(16种算术运算或16种逻辑运算)。M是算术/逻辑运算选择M0时执行算术运算M1时执行逻辑运算。Cn是算术运算的进位控制端Cn0(低电平)表示有进位运算时相当于在最低位上加进位1Cn1(高电平)表示无进位。逻辑运算与进位无关。ALU-B是输出三态门的控制端控制运算器的运算结果是否送到数据总线BUS上。低电平有效。SW-B是输入三态门的控制端控制“INPUT DEVICE”中的8位数据开关D7~D0的数据是否送到数据总线BUS上。低电平有效。LDDR1是寄存器DR1存数控制信号LDDR2是寄存器DR2存数控制信号。它们都是高电平有效。A0~A3是4位数据输入通道AB0~B3是4位数据输入通道B。F0-F3是运算结果输出端。74LS181ALU算术/逻辑运算功能表如表1.1.1所示表1.1.1工作方式选择输入S3 S2 S1 S0 正逻辑输入与输出MH逻辑运算ML 算术运算CnH 无进位CnL 有进位L L L L﹁A A A加1L L L H﹁(AB) AB(AB)加1L L H L ﹁ABA﹁B (A﹁B)加1L L H H逻辑0减1 0L H L L﹁(AB) A加A(﹁B)A加A(﹁B)加1L H L H﹁B(AB)加A(﹁B)(AB)加A﹁B加1L H H LA⊕BA减B减1A减BL H H H A(﹁B)A(﹁B)减1A(﹁B)H L L L ﹁ABA加ABA加AB加1H L L H ﹁(A⊕B)A加BA加B加1H L H L B A﹁B加ABA﹁B加AB加1H L H H AB AB减1 ABH H L L 逻辑1A加AA加A加1H H L H A﹁B(AB)加A(AB)加A加1H H H L AB(A﹁B)加A(A﹁B)加A加1H H H H A A减1 A四实验注意事项(1)需要连接的控制信号在原理图中用圆圈标明.(2)本实验使用T4单步脉冲信号实验时将“W/R UNIT”的T4插头接至“STATE UNIT”中的kk2正脉冲插头按下微动开关KK2即可获得实验所的单脉冲信号。(3)S3S2,S1,S0,Cn,M,LDDR1,LDDR2,ALU-B,,SW-B均为电平信号与“SWITH UNIT”中的二