做竞价网站用什么系统好,微网站是什么,wordpress polylang,wordpress菲插件关键词开发板概述在走近FPGA预告篇中#xff0c;我们已经提到了系列文章使用的开发平台#xff0c;硬木课堂Xilinx Artix 7 FPGA板#xff0c;如下图所示。它使用的FPGA芯片型号为Xilinx Artix-7 XC7A75T#xff0c;具有电平开关、LED、矩阵键盘、数码管等基本外设#xff0c;同…开发板概述在走近FPGA预告篇中我们已经提到了系列文章使用的开发平台硬木课堂Xilinx Artix 7 FPGA板如下图所示。它使用的FPGA芯片型号为Xilinx Artix-7 XC7A75T具有电平开关、LED、矩阵键盘、数码管等基本外设同时还有高速ADC/DAC音频CodecSD卡32位DDR3L共1GB外设用于SoC设计的进阶实验另外上方的I/O插槽可以直接插入特定型号的LCD屏幕与摄像头极大地方便了图像处理相关应用的实现。硬木课堂 Xilinx Aritx 7 FPGA板FPGA 芯片该FPGA板采用的芯片型号为XC7A75T从Xilinx官网的数据手册中可以找到7系列FPGA芯片的资源对比可以看出75T在所有Artix-7系列的FPGA中资源量属于中上虽然相比于100T和200T而言资源量还是少了许多但是完成基础的FPGA实验和进阶的SoC设计实验包括图像处理相关是足够的。75T和100T, 200T的FPGA芯片是兼容的硬木课堂同时还提供有200T的FPGA板以应对更复杂的应用场景需求。FPGA芯片资源图源数据手册Artix-7系列FPGA芯片采用下图所示的基本可配置逻辑块CLB其中包括6输入查找表、可选的双向5输入查找表、分布式存储、移位寄存器、高速进位算术逻辑功能以及大量多路复用器。基本可配置逻辑块CLB是用于实现时序电路和组合电路的主要逻辑资源。每个CLB都连接到一个交换矩阵Switch Matrix以访问通用路由矩阵。每个CLB内部包含两个slice。7系列FPGA中的LUT可以配置为具有一个输出的6输入LUT也可以配置为具有独立输出但共享地址或逻辑输入的两个5输入LUT。每个5输入LUT输出都可以选择在触发器中寄存。每个slice由4个这样的6输入LUT、8个触发器、多路复用器和算术运算单元构成。每片四个触发器可以选择配置为锁存器。但在这种情况下该片中其余的四个触发器必须保持未使用状态。基本可配置逻辑块结构图源数据手册更多关于FPGA内部原理结构的介绍可以阅读《FPGA原理与结构》[日]天野英晴主编赵谦译 这本书这本书对FPGA的内部原理阐释得比较清楚对于初学者也比较友好。另外如果能够找到《FPGA设计指南-器件、工具和流程》 [美] Clive Max Maxfield 著 杜生海 邢闻 译 这本书也不错感觉作者的语气比较幽默但是似乎已经买不到新书了略有遗憾。在《FPGA原理与结构》中文版出版之前我就是看的《FPGA设计指南》一书都很好地帮助理解FPGA的原理结构从而更好地利用FPGA学习电路设计。下载器调试器在本系列文章使用的FPGA板上的右下方有两个接口如下图。其中上方的接口FPGA-Jtag为FPGA下载接口通过该接口下载比特流到FPGA中进行配置功耗较小时供电也是PC机通过该接口给板卡供电。如果功耗较大则需要使用FPGA板右上角的辅助供电接口POWER可以使用手机5V充电器给板卡供电。下载器和调试器接口图中下方的接口DAP-Jtag为CMSIS-DAP接口用于Cortex-M系列内核调试在搭建基于Cortex-M0的SoC时调试系统是必不可少的关于调试系统的更多内容在后续的文章中有详细介绍。为了方便使用FPGA板在设计之初便将调试电路封装在板上预留出来一个JTAG口用于和PC机通信这样做不仅简化了对调试器内部原理的理解需求而且方便了连线。调试器部分的端口需要约束的有一个时钟信号和一个双向的数据信号结构如图所示。调试器接口原理图电平开关和LED本系列所使用的FPGA板提供了12个直接由FPGA控制的LED灯LED11-LED0每一个LED灯都由FPGA芯片的一个引脚直接驱动如图所示。当FPGA的引脚输出高电平时LED灯点亮反之则熄灭。在LED灯旁边也有12个电平开关可以作为输入信号当电平开关处在DOWN位置靠近开发板边缘时向FPGA相应引脚输入低电平当电平开关在UP位置时向FPGA相应引脚输入高电平如图。电平开关SW11-SW0和LEDD11-D0开关原理图LED原理图一个简单的流水灯示例如下之后的文章也会讲到。知乎视频www.zhihu.com4x4矩阵键盘FPGA板带有一个4x4的矩阵键盘可以用于一些外界的控制交互如图所示。矩阵键盘矩阵键盘原理图左侧的KEY1-KEY8信号分别代表横竖的4个端口分别与FPGA上的4个输出端口连接。矩阵键盘的工作原理可以举个例子说明如果将KEY1设置为低电平KEY2-KEY4设置为高电平则按下KEY15按键后KEY5端口输出低电平松开KEY15按键后KEY5端口输出高电平。唯一需要注意的是按下按键时信号存在抖动所以需要设计按键消抖模块以免按键抖动带来未预期的系统错误。一个简单的键盘控制流水灯的示例。知乎视频www.zhihu.com数码管FPGA板上配有配有6个七段数码管DIG1-DIG6当正放FPGA开发板时从左至右为1-6每个数码管都由一个专用片选信号DIG1- DIG6控制如图所示。七段数码管的每个引脚均通过共阴模式连接到 FPGA芯片上当FPGA输出高电压时对应的字码段点亮反之则熄灭。数码管的片选信号也直接与FPGA引脚相连当FPGA输出低电压时对应的数码管选中反之则不选中。数码管数码管原理图一个简单的计数器使用数码管显示。知乎视频www.zhihu.com直插摄像头和屏幕的IO口FPGA板上方有3组IO接口可以用于LCD显示屏和摄像头的直插。3组IO接口对于示例中用到的摄像头和LCD显示屏分别可以直接插到右边和左边的IO接口组效果如图。在我之前写过的一篇专栏文章中对使用摄像头和LCD显示屏进行开发的过程有更多的描述另外在后续系列文章中也会对相关的实验进行详细的介绍。人生状态机我们可以用Arm DesignStart开放的处理器核做什么zhuanlan.zhihu.com摄像头显示屏直插另外如果需要连接扩展显示也可以通过FPGA板右边的VGA接口连接扩展显示设备VGA接口共有15针分成3排每排5个孔接口原理图如下。VGA接口具有分辨率高、显示速率快、颜色丰富等优点。VGA接口不但是CRT显示设备的标准接口同样也是LCD液晶显示设备的标准接口具有广泛的应用范围。通过VGA接口连接扩展显示设备VGA接口原理图高速ADC/DACFPGA开发板的左上方是高速ADC/DAC芯片该芯片是来自 MAXIM公司的超低功耗模拟前端最高工作频率达到20MHz芯片型号为Max5865。Max5865集成了双路的8位ADC以及双路的10位DAC其数字输出电平为1.8V至3.3VTTL/CMOS兼容且该芯片的ADC和DAC既可以同时工作也可以独立工作。其关断与工作模式由三线的串行接口来控制。高速ADC/DAC芯片左侧的一组黄色贴片排母IO接口包含两组ADC输入接口分别标识为ADC1和ADC2还包含两组DAC输出接口分别标识为DAC1和DAC2可通过导线与示波器、信号源等仪器相连进行实验。ADC DAC接口音频和SD卡FPGA开发板的左下侧载有立体声多媒体数字信号编译码器芯片WM8978。WM8978是Wolfson推出的一款全功能音频处理器带有一个HI-FI级数字信号处理内核支持增强3D硬件环绕音效以及5频段的硬件均衡器可以有效改善音质。在音频编译码芯片的左侧有两个音频接口位于上侧的是音频输入接口可通过音频连接线连接音频播放设备如手机来输入音频信号位于下侧的是音频输出接口可以连接耳机播放音乐。另外在FPGA开发板相同位置的背面还有一个Micro SD卡的插槽可放置SD卡。音频接口DDR3L开发板上FPGA正下方是两片DDR3L SDRAM存储器芯片产自Micron公司。DDR SDRAM的全称是双倍速率同步动态随机存储器Double Data Rate Synchronous Dynamic Random Access Memory其在时钟的上升沿和下降沿都能进行数据传输。DDR3是DDR2的后继者提供了相较于DDR2 SDRAM更高的运行效能与更低的电压。而DDR3L的L是Low Voltage的缩写DDR3的工作电压为1.5V而DDR3L工作电压为1.35V。DDR3L SDRAM存储器芯片开发板上DDR3L SDRAM芯片的型号为MT41K256M16TW即一片该DDR3L SDRAM存储器芯片的深度为256M宽度为16bit 2Byte故存储器容量为512MB256M×2Byte两片DDR3L芯片地址线已经连在了一起相当于一片深度不变但数据宽度翻倍32bit的DDR3L SDRAM两片存储器芯片构成的存储器总容量为1GB。千兆以太网在FPGA开发板的右上侧载有千兆以太网PHY芯片以及网口。该芯片为Realtek公司的RTL8211E支持1000Mbps的网络传输速率通过RGMII接口与FPGA进行数据通信传输时钟为125MHz4bit的发送数据TXD与接收数据RXD在时钟的上升沿和下降沿采样。开发版上板载的RTL8211E已配置好RX与TX延迟工作电压为3.3V。千兆以太网下期预告本期文章介绍了[走近FPGA]系列所使用的开发平台下方为板子的链接。下期文章将介绍相关开发工具的使用敬请期待。硬木课堂 Xilinx Aritx 7 FPGA板 Arm Cortex-M SoC设计 集创赛item.taobao.com