当前位置: 首页 > news >正文

图书馆第一代网站建设海口会计报名网站

图书馆第一代网站建设,海口会计报名网站,如何建设软件下载网站,网络营销推广价格首先在simlink中找到HDL CODER 打开红色Blank DUT#xff0c;进入里面绿色的子系统开始设计系统 例如设计一个正弦信号发生器#xff0c;里面用到了add、memory、relation operator、switch、constant、cos模块#xff0c;cos模块选择了cordic算法#xff0c;使用cordic那…首先在simlink中找到HDL CODER 打开红色Blank DUT进入里面绿色的子系统开始设计系统 例如设计一个正弦信号发生器里面用到了add、memory、relation operator、switch、constant、cos模块cos模块选择了cordic算法使用cordic那么输入值的范围为【-2pi2pi】超过则错误memory起到累加的效果in1是每次累加的值当累加值大于2pi则将其变为in1-2pi这是因为cosxcos(x-2pi) 之后记得将constant这些模块设置为定点数如果是浮点数则需进行额外设置暂时没学 这些所用的模块都在HDL里面选择 设置定点小数这里选择了有符号32位20位小数表示为sfix32_en20例如对模块2*pi设置如下 fixdt(1,32,20)中1就是有符号0是无符号32是所用比特数20就是小数用了多少比特数其中在使用乘法器、除法器、减法器等根据定点小数运算输出的定点小数位数会变化例如例子中的加法器输出会变成sfix33_en20可以点击加法器调整 想其他模块的data type选择inherit via internal rule就行了系统根据输入自动分配数据类型。采样率也许设置否则仿真会不对如果采样率是inf转hdl会报错Delay balancing unsuccessful because Signal rate of value inf foun 之后进行转化 或者 选择verilog并选择你hdl转化到那个文件夹folder 转化成功后会输出如下 点击蓝色链接便可以看到Verilog程序将其代入vivado进行测试其中tb文件如下 module tb;reg clk; reg reset; reg clk_enable; reg signed [31:0] In2; wire ce_out; wire signed [31:0] Out1; HDL_DUT M(clk,reset,clk_enable,In2,ce_out,Out1); initial clk1; always #10 clk~clk;initial begin reset1; clk_enable1; In232h19999; #100; reset0; end endmodule 输出仿真结果正确如下
http://www.pierceye.com/news/671982/

相关文章:

  • 网站设计师简介中国工厂网站官方网站
  • 广州移动 网站建设十大职业资格培训机构
  • 网站建设维护协议书网站开发程序用什么好
  • 零基础做网站教程天猫商城商品来源
  • 广州知名网站建设公司教育机构培训
  • 做游戏解说上传在什么网站好企业网站定制
  • 用iis浏览网站南宁网站seo大概多少钱
  • 如何用手机网站做淘宝客wordpress 免费 旅游
  • 青岛网站建设网站制作seo顾问服务福建
  • phpcms网站织梦 网站栏目管理 很慢
  • 金融网站 改版方案seo推广优化培训
  • 博物馆设计网站推荐网站布局有哪些常见的
  • 外贸网站建设980ps软件需要付费吗
  • 网站开发后的经验总结北新泾街道网站建设
  • 深圳市南山区住房和建设局网站国内知名网站建设伺
  • 企业网站建设制作的域名费用做的网站怎么上传
  • c++可视化界面设计搜索引擎优化自然排名的区别
  • 网站开发工作网络营销的网站分类有
  • 校园网上零售网站建设方案网站建设中页面模板
  • 网站如何报备外贸网站设计风格
  • 网上的网站模板怎么用百度网站认证官网
  • 上饶企业网站建设免费制作小程序游戏
  • cps推广网站建e网卧室设计效果图
  • php支持大型网站开发吗南海最新消息
  • 多语言企业网站html网站素材
  • 网站建设留言板怎么做优必选网站
  • 深圳建网建网站南博网站建设
  • 如何做防水网站一般网站做响应式吗
  • 回收手机的网站哪家好学生个人网页
  • 优秀甜品网站最有前景的十大行业