怎么申请网站详细步骤,临漳网站建站,嘉兴网站制作优化,wordpress默认根目录系列文章目录
分享一些fpga内使用riscv软核的经验#xff0c;共大家参考。后续内容比较多#xff0c;会做成一个系列。
本系列会覆盖以下FPGA厂商 易灵思 efinix 赛灵思 xilinx 阿尔特拉 Altera
本文内容隶属于【易灵思efinix】系列。 前言 在efinix fpga中使用riscv是一…系列文章目录
分享一些fpga内使用riscv软核的经验共大家参考。后续内容比较多会做成一个系列。
本系列会覆盖以下FPGA厂商 易灵思 efinix 赛灵思 xilinx 阿尔特拉 Altera
本文内容隶属于【易灵思efinix】系列。 前言 在efinix fpga中使用riscv是一件相对容易的事efinix官方提供了一套集成riscv核心的应用IP在IP catalog中可以很方便的生成、修改。裁剪IP的功能。 本文分享一套配置参数包含时钟memoryuartspiiicgpioaxiinterruptusertimer等全部内容。 配置
一、SOC 两路时钟输入外设使用单独时钟
二、Cache/Memory 本设置使用axi4-full总线位宽256bit寻址3.5GB
On-chip RAM Size,bootloader的空间4kB如果想在bootloader中多加一些功能可以扩大这个空间到8KB
三、Debug 不使用。
四、UART 开通一个串口。
五、SPI 开通1个SPI
六、IIC 开通一个IIC
七、GPIO 开通8bit width GPIO
八、APB3 九、AXI4 256bit AXI4 slave
十、Interrupt 中断A、B
十一、User Timer 十二、Base address 使用默认分配地址
十三、Deliverables 生成例程对于开发有很大的学习帮助意义。
十四、SUmmary